Especificação
T5L0 ASIC | O T5L0 ASIC é um ASIC dual-core de chip único e aplicativo altamente integrado e de baixo consumo de energia projetado pela DWIN Technology para LCD de tamanho pequeno e produzido em massa em 2020. |
Cor | 262 mil cores | ||
Tipo LCD | IPS-TFT-LCD, | ||
Ângulo de visão | Ângulo de visão amplo, valor típico de 85°/85°/85°/85° (L/R/U/D) | ||
Resolução | 480×854 | ||
luz de fundo | LIDERADO | ||
Brilho | DMG85480F050_01WN:400nit DMG85480F050_01WTC:350nit DMG85480F050_01WTCZ01:350nit DMG85480F050_01WTCZ02:100nit |
Tipo | CTP (Painel de toque capacitivo) | ||
Estrutura | estrutura G+G | ||
Modo de toque | Apoie o ponto de toque e arraste | ||
Dureza da Superfície | 6H | ||
transmissão de luz | Mais de 90% | ||
Vida | Mais de 1.000.000 de toques |
Tensão de energia | 3,6~5,5V, valor típico de 5V | ||
Corrente de operação | VCC=5V, retroiluminação máxima, 300mA | ||
VCC = 5V, luz de fundo desligada, 95mA |
Temperatura de trabalho | -10℃~60℃ | ||
Temperatura de armazenamento | -20℃~70℃ | ||
Umidade de trabalho | 10% ~ 90% RH, valor típico de 60% RH |
Interface de usuário | 50Pin_0,5mm FPC | ||
Taxa de transmissão | 3150~3225600bps | ||
Voltagem de saída | Saída 1;3,0~3,3 V | ||
Saída 0;0~0,3 V | |||
Tensão de entrada (RXD) | Entrada 1;3,3V | ||
Entrada 0;0~0,5V | |||
Interface | UART2: TTL; UART4: TTL;(Disponível somente após a configuração do sistema operacional) UART5: TTL;(Disponível apenas após a configuração do sistema operacional | ||
Formato de dados | UART2: N81; UART4: N81/E81/O81/N82; 4 modos (configuração do SO) UART5: N81/E81/O81/N82; 4 modos (configuração do sistema operacional) |
Alfinete | Definição | E/S | Descrição Funcional |
1 | 5V | I | Fonte de alimentação, DC3,6-5,5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 ADCs de entrada.Resolução de 12 bits no caso de fonte de alimentação de 3,3 V.Tensão de entrada de 0-3,3V.Com exceção do AD6, os dados restantes são enviados ao núcleo do sistema operacional via UART3 em tempo real com taxa de amostragem de 16KHz.AD1 e AD5 podem ser usados em paralelo, e AD3 e AD7 podem ser usados em paralelo, o que equivale a dois AD de amostragem de 32KHz.AD1, AD3, AD5, AD7 podem ser usados em paralelo, o que equivale a um AD de amostragem de 64KHz;os dados são somados 1024 vezes e então divididos por 64 para obter um valor AD de 64 Hz e 16 bits por oversampling. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD1 | I | |
11 | +3,3 | O | Saída de 3,3V, carga máxima de 150mA. |
12 | SPK | O | MOSFET externo para acionar a campainha ou o alto-falante.O resistor externo de 10K deve ser puxado para o chão para garantir que o nível de ativação seja baixo. |
13 | SD_CD | E/S | Interface SD/SDHC, O SD_CK conecta um capacitor de 22pF ao GND próximo à interface do cartão SD. |
14 | SD_CK | O | |
15 | SD_D3 | E/S | |
16 | SD_D2 | E/S | |
17 | SD_D1 | E/S | |
18 | SD_D0 | E/S | |
19 | PWM0 | O | 2 Saída PWM de 16 bits.O resistor externo de 10K deve ser puxado para o chão para garantir que o nível de ativação seja baixo.O núcleo do sistema operacional pode ser controlado em tempo real via UART3 |
20 | PWM1 | O | |
21 | P3.3 | E/S | Se estiver usando RX8130 ou SD2058 I2C RTC para conectar a ambos os IOs, SCL deve ser conectado a P3.2 e SDA conectado a P3.3 em paralelo com pull-up de resistor de 10K para 3,3V. |
22 | P3.2 | E/S | |
23 | P3.1/EX1 | E/S | Ele pode ser usado como uma entrada de interrupção externa 1 ao mesmo tempo e suporta os modos de interrupção de nível de baixa tensão ou borda de fuga. |
24 | P3.0/EX0 | E/S | Ele pode ser usado como uma entrada externa de interrupção 0 ao mesmo tempo e suporta os modos de interrupção de nível de baixa tensão ou borda de fuga. |
25 | P2.7 | E/S | interface IO |
26 | P2.6 | E/S | interface IO |
27 | P2.5 | E/S | interface IO |
28 | P2.4 | E/S | interface IO |
29 | P2.3 | E/S | interface IO |
30 | P2.2 | E/S | interface IO |
31 | P2.1 | E/S | interface IO |
32 | P2.0 | E/S | interface IO |
33 | P1.7 | E/S | interface IO |
34 | P1.6 | E/S | interface IO |
35 | P1.5 | E/S | interface IO |
36 | P1.4 | E/S | interface IO |
37 | P1.3 | E/S | interface IO |
38 | P1.2 | E/S | interface IO |
39 | P1.1 | E/S | interface IO |
40 | P1.0 | E/S | interface IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0,0 | E/S | interface IO |
46 | P0.1 | E/S | interface IO |
47 | CAN_TX | O | Interface CAN |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2 (porta serial UART2 do núcleo do sistema operacional) |
50 | UART2_RXD | I |